쉽게 따라하는 반도체 디지털 IP회로설계 실무과정

모바일
교육 과정 사진
강좌구성:8시간 (26강)
수료증:발급 가능
수료기준:진도율 80%이상, 과제 1회

신청유형

390,000

수강후기 (72)
과정정보
커리큘럼

수강후기

4.8
60
5
5
4
4
3
0
2
0
1
기본순
  • K디지털
    c*****32025-11-22
    쉽게 따라하게 가르쳐 주셔서 잘 배워 갑니다.
  • K디지털
    y*************42025-11-20
    회로설계 직무에 대해서 상세히 배울 수 있었고 실제 현업에서 쓰는 툴을 사용해볼수있어서 좋았습니다
  • K디지털
    i*******22025-11-10
    초보자에게 쉽게 이해할 수 있도록 알찬 강의였습니다
  • K디지털
    r**********42025-10-22
    어려웠지만 실습에 필요한 과정들에 대한 설명이 자세하게 나와서 혼자 공부하기에 좋았습니다 !

과정소개

※ 본 과정은 NCS 코드가 발급 되지 않으나, 수료 시 '수료증'은 발급됩니다.


쉽게 따라하는 반도체 디지털 IP 회로설계 실무과정은 

Verilog HDL(베릴로그)을 활용한 디지털 회로설계의 기초부터 SRAM 제어, Testbench 작성, 이미지 처리 회로 설계까지
실무에 필요한 내용을 실습 중심으로 배우는 4주 완성 과정입니다.

비전공자와 입문자도 따라올 수 있는 flip flop, pipeline 설계LFSR 회로, regression test 등의 실무를 경험하며,

반도체 회로설계 직무 취업과 이직을 준비하는 분에게 꼭 필요한 핵심 역량을 갖출 수 있도록 설계되었습니다.


이미지

학습대상

1) Verilog HDL이 처음인 회로설계 입문자
2) 반도체 디지털 회로설계 직무를 준비 중인 이공계 취업 준비생
3) LFSR, SRAM 제어, Testbench 등 실습을 통해 실무 감각을 키우고 싶은 분
4) 디지털 회로설계 실무 역량을 갖추고 커리어 전환을 고민 중인 비전공자
5) 내일배움카드로 90%까지 국비 지원받고 싶은 분

학습목표

  • 1) Verilog HDL 기본 문법을 이해하고 활용할 수 있다.

  • 2) 디지털 IP 회로설계 Flow를 단계별로 구현할 수 있다.

  • 3) SRAM 컨트롤러, flip flop, pipeline 설계를 수행할 수 있다.

  • 4) 실제 설계와 검증을 위한 regression test, testbench 구성 방법, 디버깅 팁 등을 익힐 수 있다.

  • 5) 이미지 처리 회로(Gray 변환) 등 시스템 확장 설계까지 수행할 수 있다.

  • 교수소개

    * 강사: 디코치

    * 現 S전자 회로설계 연구원

    학습내용

    차시내용
    1차시소개
    2차시범용컴퓨터구조
    3차시CPU의 한계와 HW IP가 중요한 이유
    4차시HDL이 기술하는 RTL
    5차시Tool 소개와 사용법
    6차시★1주차_실습과제★
    7차시Verilog HDL 기본 문법과 사용 - 1
    8차시Verilog HDL 기본 문법과 사용 - 2
    9차시Testbench
    10차시Verilog 설계 - 1
    11차시Verilog 설계 - 2
    12차시디버깅 편의를 위한 tip
    13차시★2주차_실습과제★
    14차시디지털 IP 회로설계 Flow1 - 1
    15차시디지털 IP 회로 설계 Flow - 2
    16차시PPA 특성을 좋게 만드는 방법 - 1
    17차시PPA 특성을 좋게 만드는 방법 - 2
    18차시T 특성을 좋게 만드는 방법
    19차시★3주차_실습과제★
    20차시검증 신뢰도 - 1
    21차시검증 신뢰도 - 2
    22차시SRAM Control - 1
    23차시SRAM Control - 2
    24차시이미지 처리 (Image Processing) - 1
    25차시이미지 처리 (Image Processing) - 2
    26차시★4주차_실습과제★

    수료기준

    수료기준
    총 진도율중간평가최종평가과제
    80% 이상--평가비율 100% 반영
    반영된 평가 합산 0 이상