
신청유형
390,000 원
쉽게 따라하게 가르쳐 주셔서 잘 배워 갑니다.
회로설계 직무에 대해서 상세히 배울 수 있었고 실제 현업에서 쓰는 툴을 사용해볼수있어서 좋았습니다
초보자에게 쉽게 이해할 수 있도록 알찬 강의였습니다
어려웠지만 실습에 필요한 과정들에 대한 설명이 자세하게 나와서 혼자 공부하기에 좋았습니다 !
※ 본 과정은 NCS 코드가 발급 되지 않으나, 수료 시 '수료증'은 발급됩니다.
쉽게 따라하는 반도체 디지털 IP 회로설계 실무과정은
Verilog HDL(베릴로그)을 활용한 디지털 회로설계의 기초부터 SRAM 제어, Testbench 작성, 이미지 처리 회로 설계까지
실무에 필요한 내용을 실습 중심으로 배우는 4주 완성 과정입니다.
비전공자와 입문자도 따라올 수 있는 flip flop, pipeline 설계, LFSR 회로, regression test 등의 실무를 경험하며,
반도체 회로설계 직무 취업과 이직을 준비하는 분에게 꼭 필요한 핵심 역량을 갖출 수 있도록 설계되었습니다.
1) Verilog HDL이 처음인 회로설계 입문자
2) 반도체 디지털 회로설계 직무를 준비 중인 이공계 취업 준비생
3) LFSR, SRAM 제어, Testbench 등 실습을 통해 실무 감각을 키우고 싶은 분
4) 디지털 회로설계 실무 역량을 갖추고 커리어 전환을 고민 중인 비전공자
5) 내일배움카드로 90%까지 국비 지원받고 싶은 분
1) Verilog HDL 기본 문법을 이해하고 활용할 수 있다.
2) 디지털 IP 회로설계 Flow를 단계별로 구현할 수 있다.
3) SRAM 컨트롤러, flip flop, pipeline 설계를 수행할 수 있다.
4) 실제 설계와 검증을 위한 regression test, testbench 구성 방법, 디버깅 팁 등을 익힐 수 있다.
5) 이미지 처리 회로(Gray 변환) 등 시스템 확장 설계까지 수행할 수 있다.
* 강사: 디코치
* 現 S전자 회로설계 연구원
| 차시 | 내용 |
|---|---|
| 1차시 | 소개 |
| 2차시 | 범용컴퓨터구조 |
| 3차시 | CPU의 한계와 HW IP가 중요한 이유 |
| 4차시 | HDL이 기술하는 RTL |
| 5차시 | Tool 소개와 사용법 |
| 6차시 | ★1주차_실습과제★ |
| 7차시 | Verilog HDL 기본 문법과 사용 - 1 |
| 8차시 | Verilog HDL 기본 문법과 사용 - 2 |
| 9차시 | Testbench |
| 10차시 | Verilog 설계 - 1 |
| 11차시 | Verilog 설계 - 2 |
| 12차시 | 디버깅 편의를 위한 tip |
| 13차시 | ★2주차_실습과제★ |
| 14차시 | 디지털 IP 회로설계 Flow1 - 1 |
| 15차시 | 디지털 IP 회로 설계 Flow - 2 |
| 16차시 | PPA 특성을 좋게 만드는 방법 - 1 |
| 17차시 | PPA 특성을 좋게 만드는 방법 - 2 |
| 18차시 | T 특성을 좋게 만드는 방법 |
| 19차시 | ★3주차_실습과제★ |
| 20차시 | 검증 신뢰도 - 1 |
| 21차시 | 검증 신뢰도 - 2 |
| 22차시 | SRAM Control - 1 |
| 23차시 | SRAM Control - 2 |
| 24차시 | 이미지 처리 (Image Processing) - 1 |
| 25차시 | 이미지 처리 (Image Processing) - 2 |
| 26차시 | ★4주차_실습과제★ |
| 수료기준 | ||||
|---|---|---|---|---|
| 총 진도율 | 중간평가 | 최종평가 | 과제 | |
| 80% 이상 | - | - | 평가비율 100% 반영 | |
| 반영된 평가 합산 0점 이상 | ||||